射频板连接器:足迹优化是实现性能最大化的关键

射频板连接器:足迹优化是实现性能最大化的关键

2023-12-22

来源公司:HUBER+SUHNER

对更高数据传输速率的持续需求正在推动测试装置中使用的射频元件的频率边界和性能水平。对于设计验证测试 (DVT),包括射频测试组件和射频板连接器在内的测试组件必须 "电气透明",以确保对被测设备 (DUT) 进行可靠的鉴定。虽然低频/低数据速率应用可以原谅使用射频板连接器的通用基底面,但如今支持 56 Gbps 及更高数据速率的带宽要求设计优化基底面,并与特定的电路板堆叠相匹配,以确保在所需频率范围内实现最佳性能。 随着市场(半导体、5G、汽车等)创新步伐的加快,设计周期越来越短,因此在设计库中创建一个默认布局的符号很有诱惑力。然而,这样做对性能的影响可能很大,往往需要一个新的设计循环,既耗时又昂贵。

射频板连接器:足迹优化是实现性能最大化的关键 文件预览

更多下载